/[gxemul]/trunk/src/devices/dev_8253.c
This is repository of my old source code which isn't updated any more. Go to git.rot13.org for current projects!
ViewVC logotype

Diff of /trunk/src/devices/dev_8253.c

Parent Directory Parent Directory | Revision Log Revision Log | View Patch Patch

revision 30 by dpavlin, Mon Oct 8 16:20:40 2007 UTC revision 42 by dpavlin, Mon Oct 8 16:22:32 2007 UTC
# Line 1  Line 1 
1  /*  /*
2   *  Copyright (C) 2005-2006  Anders Gavare.  All rights reserved.   *  Copyright (C) 2005-2007  Anders Gavare.  All rights reserved.
3   *   *
4   *  Redistribution and use in source and binary forms, with or without   *  Redistribution and use in source and binary forms, with or without
5   *  modification, are permitted provided that the following conditions are met:   *  modification, are permitted provided that the following conditions are met:
# Line 25  Line 25 
25   *  SUCH DAMAGE.   *  SUCH DAMAGE.
26   *     *  
27   *   *
28   *  $Id: dev_8253.c,v 1.14 2006/07/24 19:08:17 debug Exp $   *  $Id: dev_8253.c,v 1.20 2007/06/15 18:13:04 debug Exp $
29   *   *
30   *  Intel 8253/8254 Programmable Interval Timer   *  COMMENT: Intel 8253/8254 Programmable Interval Timer
31   *   *
32   *  TODO: The timers don't really count down. Fix this when there is a generic   *  TODO/NOTE:
33   *  clock framework; also split counter[] into reset value and current value.   *      The timers don't really count down. Timer 0 causes clock interrupts
34     *      at a specific frequency, but reading the counter register would not
35     *      result in anything meaningful.
36     *
37     *  (Split counter[] into reset value and current value.)
38   */   */
39    
40  #include <stdio.h>  #include <stdio.h>
# Line 39  Line 43 
43    
44  #include "cpu.h"  #include "cpu.h"
45  #include "device.h"  #include "device.h"
 #include "devices.h"  
46  #include "emul.h"  #include "emul.h"
47    #include "interrupt.h"
48  #include "machine.h"  #include "machine.h"
49  #include "memory.h"  #include "memory.h"
50  #include "misc.h"  #include "misc.h"
51    #include "timer.h"
52    
53  #include "i8253reg.h"  #include "i8253reg.h"
54    
# Line 57  Line 62 
62  struct pit8253_data {  struct pit8253_data {
63          int             in_use;          int             in_use;
64    
         int             irq0_nr;  
65          int             counter_select;          int             counter_select;
66          uint8_t         mode_byte;          uint8_t         mode_byte;
67    
68          int             mode[3];          int             mode[3];
69          int             counter[3];          int             counter[3];
70    
71            int             hz[3];
72    
73            struct timer    *timer0;
74            struct interrupt irq;
75            int             pending_interrupts_timer0;
76  };  };
77    
78    
79    static void timer0_tick(struct timer *t, void *extra)
80    {
81            struct pit8253_data *d = extra;
82            d->pending_interrupts_timer0 ++;
83    
84            /*  printf("%i ", d->pending_interrupts_timer0); fflush(stdout);  */
85    }
86    
87    
88  DEVICE_TICK(8253)  DEVICE_TICK(8253)
89  {  {
90          struct pit8253_data *d = (struct pit8253_data *) extra;          struct pit8253_data *d = extra;
91    
92          if (!d->in_use)          if (!d->in_use)
93                  return;                  return;
# Line 76  DEVICE_TICK(8253) Line 95  DEVICE_TICK(8253)
95          switch (d->mode[0] & 0x0e) {          switch (d->mode[0] & 0x0e) {
96    
97          case I8253_TIMER_INTTC:          case I8253_TIMER_INTTC:
98                  /*  TODO: Correct frequency!  */                  if (d->pending_interrupts_timer0 > 0)
99                  cpu_interrupt(cpu, d->irq0_nr);                          INTERRUPT_ASSERT(d->irq);
100                  break;                  break;
101    
102            case I8253_TIMER_SQWAVE:
103          case I8253_TIMER_RATEGEN:          case I8253_TIMER_RATEGEN:
104                  break;                  break;
105    
# Line 99  DEVICE_ACCESS(8253) Line 119  DEVICE_ACCESS(8253)
119    
120          d->in_use = 1;          d->in_use = 1;
121    
         /*  TODO: ack somewhere else  */  
         cpu_interrupt_ack(cpu, d->irq0_nr);  
   
122          switch (relative_addr) {          switch (relative_addr) {
123    
124          case I8253_TIMER_CNTR0:          case I8253_TIMER_CNTR0:
# Line 117  DEVICE_ACCESS(8253) Line 134  DEVICE_ACCESS(8253)
134                          case I8253_TIMER_MSB:                          case I8253_TIMER_MSB:
135                                  d->counter[relative_addr] &= 0x00ff;                                  d->counter[relative_addr] &= 0x00ff;
136                                  d->counter[relative_addr] |= ((idata&0xff)<<8);                                  d->counter[relative_addr] |= ((idata&0xff)<<8);
137                                    if (d->counter[relative_addr] != 0)
138                                            d->hz[relative_addr] =
139                                                I8253_TIMER_FREQ / (float)
140                                                d->counter[relative_addr] + 0.5;
141                                    else
142                                            d->hz[relative_addr] = 0;
143                                  debug("[ 8253: counter %i set to %i (%i Hz) "                                  debug("[ 8253: counter %i set to %i (%i Hz) "
144                                      "]\n", relative_addr, d->counter[                                      "]\n", relative_addr, d->counter[
145                                      relative_addr], (int)(I8253_TIMER_FREQ /                                      relative_addr], d->hz[relative_addr]);
146                                      (float)d->counter[relative_addr] + 0.5));                                  switch (relative_addr) {
147                                    case 0: if (d->timer0 == NULL)
148                                                    d->timer0 = timer_add(
149                                                        d->hz[0], timer0_tick, d);
150                                            else
151                                                    timer_update_frequency(
152                                                        d->timer0, d->hz[0]);
153                                            break;
154                                    case 1: fatal("TODO: DMA refresh?\n");
155                                            exit(1);
156                                    case 2: fatal("TODO: 8253 tone generation?\n");
157                                            break;
158                                    }
159                                  break;                                  break;
160                          default:fatal("[ 8253: huh? writing to counter"                          default:fatal("[ 8253: huh? writing to counter"
161                                      " %i but neither from msb nor lsb? ]\n",                                      " %i but neither from msb nor lsb? ]\n",
# Line 204  DEVICE_ACCESS(8253) Line 239  DEVICE_ACCESS(8253)
239    
240  DEVINIT(8253)  DEVINIT(8253)
241  {  {
242          struct pit8253_data *d = malloc(sizeof(struct pit8253_data));          struct pit8253_data *d;
243    
244          if (d == NULL) {          CHECK_ALLOCATION(d = malloc(sizeof(struct pit8253_data)));
                 fprintf(stderr, "out of memory\n");  
                 exit(1);  
         }  
245          memset(d, 0, sizeof(struct pit8253_data));          memset(d, 0, sizeof(struct pit8253_data));
246          d->irq0_nr = devinit->irq_nr;  
247          d->in_use = devinit->in_use;          d->in_use = devinit->in_use;
248    
249            INTERRUPT_CONNECT(devinit->interrupt_path, d->irq);
250    
251          /*  Don't cause interrupt, by default.  */          /*  Don't cause interrupt, by default.  */
252          d->mode[0] = I8253_TIMER_RATEGEN;          d->mode[0] = I8253_TIMER_RATEGEN;
253          d->mode[1] = I8253_TIMER_RATEGEN;          d->mode[1] = I8253_TIMER_RATEGEN;
254          d->mode[2] = I8253_TIMER_RATEGEN;          d->mode[2] = I8253_TIMER_RATEGEN;
255    
256            devinit->machine->isa_pic_data.pending_timer_interrupts =
257                &d->pending_interrupts_timer0;
258    
259          memory_device_register(devinit->machine->memory, devinit->name,          memory_device_register(devinit->machine->memory, devinit->name,
260              devinit->addr, DEV_8253_LENGTH, dev_8253_access, (void *)d,              devinit->addr, DEV_8253_LENGTH, dev_8253_access, (void *)d,
261              DM_DEFAULT, NULL);              DM_DEFAULT, NULL);
262    
263          machine_add_tickfunction(devinit->machine, dev_8253_tick,          machine_add_tickfunction(devinit->machine, dev_8253_tick,
264              d, TICK_SHIFT, 0.0);              d, TICK_SHIFT);
265    
266          return 1;          return 1;
267  }  }

Legend:
Removed from v.30  
changed lines
  Added in v.42

  ViewVC Help
Powered by ViewVC 1.1.26